Aller au contenu principal
AllEyes Resilient -- Encryptor

FPGAカードあたり
800 Gbpsのポスト量子暗号化

ANSSI CSPN認証取得対象(2026年第3四半期予定)のフランス初のポスト量子ハイパースケーラーネットワーク暗号化カード。 AMD FPGA上に構築されたAllEyes Resilientアーキテクチャ。

技術仕様

ポスト量子ネットワーク暗号化における比類のない性能。

スループット 800 Gbps / カード — 6.4 Tbps / サーバー(8カード)
暗号方式 AES-256-GCM hardware + ML-KEM-1024 + ML-DSA-87
FPGA AMD FPGA
ネットワークインターフェース 4× QSFP56 100G
内蔵メモリ 32 GB 高帯域幅 — 810 GB/s
フォームファクタ FH¾L Dual-slot -- 190W TDP
サーバープラットフォーム 高密度Supermicroプラットフォーム
CPU AMD EPYC(サーバーグレード)

アーキテクチャ AllEyes Resilient

6つの独立した分離ドメイン、CPU-Blind設計、71の情報漏洩チャネルを分析済み。

CPU

AMD EPYC CPU

分離されたホストドメイン。鍵はCPUに到達しません — CPU-Blindアーキテクチャ。

PL

FPGA PL (AES-GCM)

プログラマブルロジック内の純粋ハードウェアAES-256-GCM暗号化エンジン。

PS

FPGA PS (ASMファームウェア)

FPGA Processing System上のベアメタルアセンブリファームウェア。ソフトウェア依存ゼロ。

PKI

GARANCE PKI ML-DSA-87

ソブリン耐量子PKI (SecNumCloud)。唯一の鍵発行源、ML-DSA-87署名、ホットローテーション。

ISO

隔離された暗号領域

AES-256-GCMエンジンはFPGA内のメモリ隔離領域に閉じ込められます。PCIeには露出せず、ホストCPUからはアクセス不可。

STM

STM32 Kill Switch Supervisor

独立したSTM32コントローラー(STMicroelectronics)。侵入検知時の即座の自動ゼロ化。

71
情報漏洩チャネルを分析済み

Four Eyes Resilientモデル:暗号鍵へのアクセスには 3つの独立したドメインを同時に侵害する必要があります。

利用可能な構成

通信事業者PoPからハイパースケールデータセンターまで、あらゆるニーズに対応する構成。

型番 構成 スループット
PQC-800 1× FPGA 800 Gbps
PQC-1600 2× FPGA 1.6 Tbps
PQC-3200 4× FPGA 3.2 Tbps
PQC-6400 8× FPGA 6.4 Tbps

スタッカブルアーキテクチャ — 複数の4Uサーバーを組み合わせて6.4 Tbpsを超えることが可能です。上限のないリニアスケーラビリティ。

CSPN

CSPN ANSSI

2026年第3四半期

CESTI CEA-Letiによる評価を経た第一レベルセキュリティ認証。

EAL4+

Common Criteria EAL4+

2027年

31か国で認められた国際認証。完全AllEyes Resilientアーキテクチャ。

CEA

CESTI CEA-Leti

評価機関

FPGA、PQC、サイドチャネル解析(SCA)の専門知識を兼ね備えた唯一の評価機関。

ポスト量子への移行準備はお済みですか?

お客様のインフラストラクチャでのAllEyes Resilientのデモンストレーションをご依頼ください。

デモをご依頼ください