バンキング・SWIFT
銀行間暗号化・不正検出
FPGAがMT/MXメッセージを暗号化、CPUがポジションを統括、GPUが不正検出・AMLを実行。
FPGA
SWIFTNet暗号化
ワークロード
- ▸ MT 103/202 AES-GCM
- ▸ ISO 20022 MX
- ▸ ML-DSAメッセージ署名
性能
<2 ms 署名+暗号化
CPU
コアバンキング・RTGS
ワークロード
- ▸ 日中ポジション
- ▸ TARGET2ゲートウェイ
- ▸ DORA・SWIFT CSPジャーナル
性能
5k TPS決済
GPU
不正・AML・スコアリング
ワークロード
- ▸ リアルタイムML不正検出
- ▸ グラフNN AML
- ▸ FATFスコアリング
性能
スコアリング50ms/tx
マルチエージェントシナリオ
MT 103送金到着:FPGAがML-DSA署名を検証、CPUがポジション更新、GPUがGNN経由で50 msでトランザクションをスコアリング。異常時はブロック+コンプライアンスアラート。